5个要点搞定晶振电路PCB布线 点击:181 | 回复:0



hzwsd123

    
  • 精华:0帖
  • 求助:0帖
  • 帖子:277帖 | 0回
  • 年度积分:0
  • 历史总积分:599
  • 注册:2017年11月20日
发表于:2020-09-08 11:24:13
楼主

  晶振内部结构比较复杂,如果在连接不妥当或者布线错误,就会影响到晶振不起振,从而导致产品不能使用。因此,读懂晶振电路PCB布线流程非常重要,如果您现在还不了解,那就赶紧来看看吧!

  (一)5个要点搞定晶振电路PCB布线

  1、位置要选对:晶振内部是石英晶体,如果不慎掉落或受不明撞击,石英晶体易断裂破损,所以晶振的放置远离板边,靠近MCU的位置布局。

  2、两靠近:耦合电容应尽量靠近晶振的电源管脚,如果多个耦合电容,按照电源流入方向,依次容值从大到小摆放;晶振则要尽量的靠近MCU。

  3、走线短:在电路系统中,高速时钟信号线优先级最高,一般在布线时,需要优先考虑系统的主时钟信号线。时钟线是敏感信号,频率越高,要求走线尽量的短,保证信号的失真度最小。

  4、高独立:尽可能保证晶振周围的没有其他元件。防止器件之间的互相干扰,影响时钟和其他信号的质量。网传是300mil内不要布线,实际在设计中并没有如此严格。

  5、外壳要接地:晶振的外壳必须要接地,除了防止晶振向外辐射,也可以屏蔽外来的干扰。

  (二)3点要素检测晶振是否有问题

  1、检查晶振本身

  在运输、焊接过程中,都可能会导致晶振内部的水晶片的损坏。如果我们在焊接晶振时,焊锡温度过高,或者是菜鸟级别的焊接时间长,都会影响到晶振本身。如果晶振损毁,直接更换一个晶振,是查找晶振不起振的问题中最简单的。

  2、物料参数值错误

  比如STM32使用外部晶振32.768Khz晶振,电容的容值建议在5pf-15pf之间,如果我们选择不合适的容值,就会导致晶振不起振。

  3、PCB布线问题

  检查PCB布线是否存在错误,如真是这个问题,那影响就非常大了,这一版就会浪费掉,还要投入更多成本,项目周期也会增加。

  晶振虽小,但是涉及到的技术却是一堆一堆的,许多问题如果没有专业的技术人员帮忙解答,自己很难去找到准确的解决方案。因此,如果有遇到晶振问题,可以在线与我们联系哈!




楼主最近还看过


热门招聘
相关主题

官方公众号

智造工程师