有没有关于这个的资料STARTECH 16C550 UART chip data book. 点击:827 | 回复:3



鞭炮

    
  • 精华:0帖
  • 求助:0帖
  • 帖子:5帖 | 10回
  • 年度积分:0
  • 历史总积分:25
  • 注册:2006年4月02日
发表于:2006-05-11 23:55:00
楼主
STARTECH 16C550 UART chip data book.
在ADAM5510的要用到这个?我想了解一下:
或者有没有人帮我解释一下
BASE+2 FIFO Control Register (FCR)
bit 0: Enable transmit and receive FIFOs
bit 1: Clear contents of receive FIFO
bit 2: Clear contents of transmit FIFO
bits 6-7: Set trigger level for receiver FIFO
interrupt
Bit 7 Bit 6 FIFO trigger level
0 0 01
0 1 04
1 0 08
1 1 14
其中的04(FIFO Trigger level)是什么具体要求?为什么用这个?



鞭炮

  • 精华:0帖
  • 求助:0帖
  • 帖子:5帖 | 10回
  • 年度积分:0
  • 历史总积分:25
  • 注册:2006年4月02日
发表于:2006-05-15 12:13:00
1楼
谢谢```这个ADAM5510M的手册里有``那么bit 4 5呢???
我更想知道的是这个04为什么是它而不是01呀08这方面的问题

GaryLin

  • 精华:0帖
  • 求助:0帖
  • 帖子:4帖 | 1186回
  • 年度积分:0
  • 历史总积分:1263
  • 注册:2003年4月15日
发表于:2006-05-15 15:00:00
2楼
UART FCR 的 Bit-4, Bit-5 保留未用.

FIFO Trigger Level 設定的值愈小, 則 CPU 就得愈忙著收數據, 此時可避免重要的數據有所遺漏. 而當設定值愈大時, 則 CPU 減少處理 Interrupt 的次數, 整理效能較好. 

鞭炮

  • 精华:0帖
  • 求助:0帖
  • 帖子:5帖 | 10回
  • 年度积分:0
  • 历史总积分:25
  • 注册:2006年4月02日
发表于:2006-05-19 11:10:00
3楼
太感谢你了````
我明白了````````

热门招聘
相关主题

官方公众号

智造工程师