设计了一块PCI高速采集卡 点击:585 | 回复:1



Runcore

    
  • 精华:0帖
  • 求助:0帖
  • 帖子:1帖 | 1回
  • 年度积分:0
  • 历史总积分:55
  • 注册:2004年5月28日
发表于:2004-05-28 00:33:00
楼主
方案是这样的:整个系统分两块卡实现,一块是四通道10bit65M A/D +VII fpga 另一块是PCI控制卡,两块通过PEM连接。 现在我是这样估计AD的性能的,用采集卡上的FPGA,在里面作片内逻辑分析,看波形,大概是一位的摆动,例如,在无输入采噪声的时候数据始终是 573或着574,在输入正弦波时波形更好,几乎没有什么跳动,那么是不是可以大概估计初,AD的有效位呢? 查阅相关资料,用FFT的方法测试有效位,是在FPGA 里面作FFT好呢,还是在PC程序里面做呢? 谢谢,各位指点?



gongkongedit

  • 精华:1099帖
  • 求助:0帖
  • 帖子:14392帖 | 54470回
  • 年度积分:0
  • 历史总积分:622
  • 注册:2008年9月08日
发表于:2004-05-30 11:36:00
1楼
顶一下 ?

热门招聘
相关主题

官方公众号

智造工程师