薄膜电容的抗干扰能力的选择 点击:91 | 回复:0



jec1688

    
  • 精华:0帖
  • 求助:0帖
  • 帖子:656帖 | 0回
  • 年度积分:0
  • 历史总积分:0
  • 注册:1900年1月01日
发表于:2019-03-06 08:39:36
楼主

为更好的解决薄膜电容频率高,总线周期特别快的情况,为增加系统的抗电磁干扰能力采取如下措施:

1减小信号传输中的畸变:

微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA左右,输入电容10PF左右,输入阻抗相当高,高速CMOS电路的输出端都有相当的带载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入阻抗相当高的输入端,反射问题就很严重,它会引起信号畸变,增加系统噪声。当TpdTr时,就成了一个传输线问题,必须考虑信号反射,阻抗匹配等问题。智旭电子认为,信号在印制板上的延迟时间与引线的特性阻抗有关,即与印制线路板材料的介电常数有关。可以粗略地认为,信号在印制板引线的传输速度,约为光速的1/31/2之间。微控制器构成的系统中常用逻辑电话元件的Tr(标准延迟时间)为318ns之间。

当信号的上升时间快于信号延迟时间,就要按照快电子学处理。溥膜电容厂家认为此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之间的信号传输,要避免出现TdTrd的情况,印刷线路板越大系统的速度就越不能太快。

2选用频率低的微控制器:

选用外时钟频率低的微控制器可以有效降低噪声和提高系统的抗干扰能力。同样频率的方波和正弦波,方波中的高频成份比正弦波多得多。虽然方波的高频成份的波的幅度,比基波小,但频率越高越容易发射出成为噪声源,微控制器产生的最有影响的高频噪声大约是时钟频率的3倍。

关键词:薄膜电容

摘要:当信号的上升时间快于信号延迟时间,就要按照快电子学处理。溥膜电容厂家认为此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之间的信号传输,要避免出现TdTrd的情况,印刷线路板越大系统的速度就越不能太快。




热门招聘
相关主题

官方公众号

智造工程师