发表于:2005-11-23 00:03:00
楼主
用过ad676的大大请进,有几个很棘手的问题。
http://bbs.21ic.com/club/bbs/list.asp?boardid=3&page=1&t=1891786&tp=%u7528%u8FC7ad676%u7684%u5927%u5927%u8BF7%u8FDB%uFF0C%u6709%u51E0%u4E2A%u5F88%u68D8%u624B%u7684%u95EE%u9898%u3002
51控制AD676,7404晶振1.8M
1把7474接成2分频(datasheet的参考图)。
multisim,仿真,波形符合预期。
按图接电路,共连了两个。不加AD676,在1端分别施加0V和5V,工作正常。
加AD676后,busy为高,但clk无输出。怀疑是驱动问题,经过2个非门,现象依旧。
最后没办法,用51的一条管脚给clk,但是很奇怪。不知道什么原因。
2一直没法正常采样,最后在sample输出加非门,让上电复位后sample为低(51默认高输出),同时在smple,busy并接104电容,能正常工作。
我在AD676板和控制板之间使用40pin排线连接,是不是线太长了。
3关于误差。
使用51给clk脉冲,测试系统误差。
输入前接低通,AD426 16路模拟开关。
ad676经过自校准,但误差始终为50mv左右。
基准源调整至10.000V,观察使采样值溢出的输入电压,大约为10.050V,精度无法保证。
676的datasheet
http://www.analog.com/en/prod/0%2C2877%2CAD676%2C00.html